核心职责
1. 代码升级与调试
- 基于前代产品源码(Verilog),设计调试外设控制模块(如SPI/I2C接口),以及总线传输,确保代码功能与性能。
2. 硬件联调与验证
- 使用Vivado进行时序约束、逻辑综合,配合示波器完成板级调试。
- 编写测试用例,参与系统联调,定位并修复代码问题。
3. 文档与协作
- 整理设计文档、测试报告,协助团队完成产品迭代验收。
任职要求
1. 基础能力
- 相关专业本科及以上在读,具备扎实的数字电路基础。
- 熟练掌握Verilog/VHDL,熟悉Xilinx/Altera FPGA开发流程(至少1个课程/项目经验)。
2. 技术偏好(满足任一即可)
- 有外设控制器或高速总线开发经验;
- 接触过系统软硬件协同调试;
- 了解FPGA实现流程。
3. 软性要求
- 责任心强,能适应短期高强度调试,具备团队协作和主动沟通意识。
选我们,您的职业起步会有什么不同?
- 实战:深度参与工业级产品开发,快速提升工程能力
- 起跑线:提供高性能开发板、调试工具及实验室资源;资深工程师就在身边
- 技术前沿:高速接口设计、低功耗优化